Find Jobs
Hire Freelancers

SMC Interface and SPI Slave Logic for CPLD Project

$15-25 USD / hour

Zamknięte
Opublikowano ponad 6 lat temu

$15-25 USD / hour

1) Implement high-speed 8-bit bus for MCU (ATSAM3U) to connect to Altera CPLD (5M160ZM68C5N) 2) Implement SPI Mode-0 SPI Slave in CPLD logic 3) Implement Dual SPI Slave mode in CPLD logic 4) Implement QUAD SPI Slave mode in CPLD logic 5) Implement general purpose I/O (8-bit) Port B in CPLD logic 6) Implement JTAG Host shift logic in CPLD logic
Identyfikator projektu: 15694402

Informację o projekcie

5 ofert
Zdalny projekt
Aktywny 6 lat temu

Szukasz sposobu na zarobienie pieniędzy?

Korzyści ze składania ofert na Freelancer.com

Ustal budżet i ramy czasowe
Otrzymuj wynagrodzenie za swoją pracę
Przedstaw swoją propozycję
Rejestracja i składanie ofert jest bezpłatne
5 freelancerzy składają oferty o średniej wysokości $32 USD/godz. dla tej pracy
Awatar Użytkownika
A proposal has not yet been provided
$33 USD w 5 dni
5,0 (360 opinii)
7,7
7,7
Awatar Użytkownika
Dear Sir/Madam, I, on behalf of Dyumnin Technologies am submitting this proposal in response to your project for SMC Interface and SPI Slave Logic for CPLD Project. Dyumnin Technologies was founded in 2016 by a Semiconductor Industry professional with over 15 years of experience in Digital IP design in the field of wired and wireless communication and display technology with Industry leaders like Texas Instruments and Intel. I have summarized my understanding of the requirements and deliverables below, You can contact me over chat and we can discuss/schedule a discussion to exchange the details of the requirements. i.e. : * Identifying the application specific SPI commands that need to be implemented. * Specification for Requirement #1 and #5 * My understanding is, Requirement #6 is a general feature of the FPGA and does not need any design action. Tentatively I propose the following schedule. Inputs: ====== 1> Clarification on the SPI command set. 2> Specification for the Highspeed and GPIO features. Deliverables: ========== 1> Delivery of SPI/QSPI interface in a week. (Req #2,#3,#4) 2> Delivery of the HS I/F and GPIO in a week(Req #1,#5) Once we have a clarity on the specification. We can finalize the project schedule and intermediate milestones, and you can award the bid based on the schedule and deliverable agreement.
$27 USD w 40 dni
5,0 (3 opinii)
4,1
4,1
Awatar Użytkownika
I have very good experience in SPI implementation in CPLDs which will let me finish your project on time
$22 USD w 20 dni
0,0 (0 opinii)
0,0
0,0

O kliencie

Flaga UNITED STATES
Redmond, United States
5,0
2
Zweryfikowana metoda płatności
Członek od gru 29, 2016

Weryfikacja Klienta

Dziękujemy! Przesłaliśmy Ci e-mailem link do odebrania darmowego bonusu.
Coś poszło nie tak podczas wysyłania wiadomości e-mail. Proszę spróbować ponownie.
Zarejestrowani Użytkownicy Całkowita Liczba Opublikowanych Projektów
Freelancer ® is a registered Trademark of Freelancer Technology Pty Limited (ACN 142 189 759)
Copyright © 2024 Freelancer Technology Pty Limited (ACN 142 189 759)
Wczytywanie podglądu
Udzielono pozwolenia na Geolokalizację.
Twoja sesja logowania wygasła i zostałeś wylogowany. Proszę, zalogować się ponownie.